# Musterlösung Übungsblatt 6

# RT-Ebene, Operations- und Steuerwerke

Vorlesung *Technische Grundlagen der Informatik 1*, Sommersemester 2020 Erstellt von Dr.-Ing. Kristian Ehlers

## Aufgabe 1 Rechenwerk und Registransferebene

Die Fibonacci-Zahlen werden mit Hilfe der folgenden mathematischen Vorschrift gebildet:

$$a(1) = 1$$
,  $a(2) = 1$ ,  $a(n) = a(n-1) + a(n-2)$  für  $n > 2$ .

#### (a) Rechenwerk

Skizzieren Sie ein Rechenwerk, welches die Berechnung der Fibonacci-Zahlen ermöglicht. Es soll die drei Register A,B und C besitzen. Das Register A dient als Akkumulator und zum Speichern des Wertes a(n) bzw. a(n-1). Das Register B enthält den Wert a(n-2) und C dient als Zähler. Geben Sie die notwendigen Rechenoperationen der ALU an.



1

#### (b) Abfolge von RT-Anweisungen

Geben Sie eine Abfolge von Registertransferdirektiven an, die die einzelnen Registerwerte initialisiert und anschließend die Berechnung der k-ten Fibinacci-Zahl vornimmt. Das Ergebnis sei im Anschluss im Akkumulator zu finden.

```
declare register A(7:0), B(7:0), C(7:0)
INIT: A <- 1, B <- 1, C <- N; # N ist Nummer der Fib-Zahl</pre>
      C <- C - 1; # Korrektur der Konstanten, da erste und
      C <- C - 1; # zweite Fib-Zahl fest auf 1 gesetzt sind
                   \# und N >= 3 gelten soll
LOOP: A <- A + B, B <- A;
      C <- C - 1;
      if (Z = 0) then # solange C nicht 0, zurück zur LOOP
        goto LOOP
      fi;
END:
      goto END; # Endlosschleife
Zuordnung der Steuersignale zu den RT-Operationen:
declare register A(7:0), B(7:0), C(7:0)
INIT: A <- 1, B <- 1, C <- N; {iniA, iniB, iniC}</pre>
      C <- C - 1; \{decB\}
      C <- C - 1; \{decB\}
LOOP: A \leftarrow A + B, B \leftarrow A; {add, m, d, movA}
      C <- C - 1; {decB}
      if (Z = 0) then # solange C nicht 0, zurück zur LOOP
        goto LOOP
      fi;
END: goto END; # Endlosschleife
```



Abbildung 2.1: Operationswerk

# Aufgabe 2 Operationswerk aus ALU und Register File

In dieser Aufgabe sollen Sie mithilfe des in Abbildung 2.1 gegebenen Operationswerkes verschiedene Rechenoperationen ausführen. Das Operationswerk besteht aus einer ALU, die je nach Steuersignal (add : A + B, sub : B - A, sft<sub>A</sub> : A >> 1) verschiedene Rechenoperationen mit den Operanden A und B (Register) ausführen kann, das Ergebnis in ein Register (D) schreibt und je nach Ergebnis der Operationen für einen Takt das Kriterium (N = 1 -> Ergebnis war negativ) ausgibt. Die ALU ist direkt mit einem Registerfile verbunden.

#### (a) Realisierung von Rechenoperationen - Registertransfernotation

Geben Sie für die folgenden Gleichungen die sequenziell (in mehreren Takten) auszuführenden Registertransferoperationen an, um die entsprechenden Berechungen auf dem Operationswerk zu realisieren. Nutzen Sie dafür die in der Vorlesung vorgestellte Registertransfernotation.

```
1. R3 = 2 \cdot (R0 - R2) + R1

R3 \leftarrow R0 - R2;

R3 \leftarrow R3 + R3;

R3 \leftarrow R3 + R1;

2. R1 = |R0 - R2|

R1 \leftarrow R0 - R2;

if R1 < 0 then

R1 \leftarrow R2 - R0;
```

#### (b) Realisierung von Rechenoperationen - Kontrollsignale

Bestimmen Sie nun die Menge der notwendigen Kontrollsignale, um die einzelnen Registertransferoperationen auf dem Operationswerk auszuführen und ordnen Sie diese der Registertransferoperation zu.

```
1. R3 = 2 · (R0 - R2) + R1

R3 ← R0 - R2; {D1, D0, A1, sub}

R3 ← R3 + R3; {D1, D0, A1, A0, B1, B0, add}

R3 ← R3 + R1; {D1, D0, A0, A1, B0, add}
```

```
2. R1 = |R0 - R2|

R1 \leftarrow R0 - R2; {D0, A1, sub}

if (R1 < 0) then

R1 \leftarrow R2 - R0; {D0, B1, sub}
```

### **Aufgabe 3** Steuerwerksentwurf

In dieser Aufgabe sollen Sie einige prinzipielle Möglichkeiten kennenlernen, Steuerwerke für das in Abbildung 2.1 gegebene Operationswerk zu erstellen.

#### (a) Steuerwerk - Zähler

Untersuchen Sie das Steuerwerk in Abbildung 3.2. Bei dieser sogenannten Zählersteuerung wird sequenziell mit dem Takt ein Zählwert erhöht und in Abhänigkeit vom Zählwert werden die Steuersignale durch einen Dekoder erzeugt. Somit kann ein sequenzieller Ablauf einzelner Operationen im Operationswerk realisiert werden. Ermitteln Sie für jeden Takt die erzeugten Steuersignale. Ordnen Sie jedem Takt eine Registertransferoperation zu. Welche Berechnung führt dieses Steuerwerk auf dem Operationswerk aus?

```
 \left\{ \begin{array}{ll} D0,\, A0,\, add \right\} & R1 <-\, R0 + R1 \\ \left\{ \begin{array}{ll} D0,\, B0,\, A1,\, add \right\} & R1 <-\, R1 + R2 \\ \left\{ \begin{array}{ll} D0,\, B0,\, A1,\, A0,\, add \right\} & R1 <-\, R1 + R3 \\ \left\{ \begin{array}{ll} D0,\, A0,\, sft_A \right\} & R1 <-\, R1 >>\, 1 \\ \left\{ \begin{array}{ll} D0,\, A0,\, sft_A \right\} & R1 <-\, R1 >>\, 1 \\ \left\{ \begin{array}{ll} R0 + R1 + R2 + R3 \right) / 4 \end{array} \right. \end{array}
```

#### (b) Steuerwerk - Schieberegister

Im Vergleich zu der Zählersteuerung aus (a) kann man das Erzeugen der Steuersignale auch in Abhängigkeit von dem gesetzten Bit eines Schieberegisters realisieren. Man initialisiert dabei zu Beginn das Schieberegister mit dem Wert 1 und shiftet dieses Bit in jedem Takt unter Nachziehen einer 0 um eine Stelle nach links (R <- R << 1). Realisieren Sie in LogicCircuits ein Steuerwerk auf Basis eines Schieberegisters für die Berechnung des Absoluten Betrages aus Aufgabe 2. Dabei bilden neben dem Takt das Start-Signal und das Kriterium N die Eingabe und die Kontrollsignale die Ausgabe.





Abbildung 3.2: Steuerwerk mit Zählersteuerung